查询结果:   钱艺.通用可编程LDPC编码器的设计[J].计算机应用与软件,2017,34(8):241 - 244,250.
中文标题
通用可编程LDPC编码器的设计
发表栏目
嵌入式软件与应用
摘要点击数
627
英文标题
DESIGN OF UNIVERSAL PROGRAMMABLE LDPC ENCODER
作 者
钱艺 Qian Yi
作者单位
泰山学院信息科学技术学院 山东 泰安 271000     
英文单位
School of Information Science and Technology,Taishan University,Taian 271000,Shandong,China     
关键词
低密度奇偶校验码 多标准 多指令多数据流
Keywords
LDPC Multistandard MIMD
基金项目
山东省自然科学基金项目(ZR2013FL030)
作者资料
钱艺,副教授,主研领域:嵌入式系统,超大规模集成电路设计。 。
文章摘要
基于灵活性和通用性的考虑,设计一种基于多指令、多数据流的可编程处理器结构,实现准循环低密度奇偶校验码(LDPC)的编码算法。与传统的LDPC编码器相比,处理器采用数据位拼接方式实现矩阵与向量相乘,可以获得较高的计算速度、易于芯片布局。目前已经用硬件描述语言在Xilinx ISE平台可编程门阵列芯片XC2VP20上仿真实现了该处理器的架构,最大时钟频率为75 MHz。实验结果表明,该结构适用于多标准的LDPC编码器。
Abstract
Based on flexibility and versatility, a programmable processor architecture based on multiple instruction and multiple data streams is designed to realize the coding algorithm of quasi cyclic low density parity check codes (LDPC). Compared with the traditional LDPC encoder, the processor uses data bits mosaic method to achieve the matrix and vector multiplication, which can obtain a higher speed and chip layout. Currently processor architecture has been simulated in the ISE Field-Programmable Gate Array (FPGA) platform with Xilinx XC2VP20 chip. The maximum clock frequency is 75 MHz. The experimental results show that the proposed structure is suitable for Multi-standard LDPC encoder.
下载PDF全文