查询结果:   张丽,董秀则,明娇娇,高献伟.GF(2m)域Montgomery模乘器的高效设计及FPGA实现[J].计算机应用与软件,2019,36(6):292 - 295,326.
中文标题
GF(2m)域Montgomery模乘器的高效设计及FPGA实现
发表栏目
安全技术
摘要点击数
53
英文标题
EFFICIENT DESIGN AND FPGA IMPLEMENTATION OF MONTGOMERY MODULAR MULTIPLIER IN GF(2m)
作 者
张丽 董秀则 明娇娇 高献伟 Zhang Li Dong Xiuze Ming Jiaojiao Gao Xianwei
作者单位
2m 西安电子科技大学通信工程学院 陕西 西安 710071 北京电子科技学院 北京 100070   
英文单位
School of Communication Engineering, Xidian University, Xi’an 710071, Shaanxi, China Department of Electronic, Beijing Electronics Science and Technology Institute, Beijing 100070, China    
关键词
椭圆曲线密码 Montgomery模乘算法 FPGA
Keywords
Elliptic curve cryptography(ECC) Montgomery modular multiplication algorithm FPGA
基金项目
国家自然科学基金项目(61701008)
作者资料
张丽,硕士生,主研领域:密码算法的FPGA实现。董秀则,工程师。明娇娇,硕士生。高献伟,教授。 。
文章摘要
为了进一步提高Montgomery模乘的效率,对通用Montgomery模乘算法进行改进,提出一种在单位时钟内能可变步长迭代计算模乘的方案。并结合硬件结构特点设计串并混合结构的模乘运算电路,通过modelsime 10.2a及Synplify Pro工具分别进行仿真验证和综合测试。在Xilinx Virtex2系列的xc2v3000 FPGA芯片中综合结果表明,当选取步长为13时,执行一次163位的模乘运算仅需43 ns,此时最高频率可达304 MHz;当选取步长为14时,完成一次233位模乘仅需要17个时钟周期,且取得速度与资源取的最佳折衷。
Abstract
In order to further improve the efficiency of Montgomery modular multiplication, the general Montgomery modular multiplication algorithm is improved. This paper proposed an iterative computation of modular multiplication with variable step size in the unit clock. Combining with the characteristics of hardware structure, we designed a modular multiplication circuit of the serial and parallel mixed modular multiplication circuit. The simulation verification and comprehensive test were performed separately by modelsime 10.2a and Synplify Pro. The results of running on Xilinx Virtex2 xc2v3000 FPGA chips show that when the step size is 13, only 43 ns is needed to perform a 163-bit modular multiplication operation, and the highest frequency can reach 304 MHz. When the step size is 14, only 17 clock cycles are needed to complete a 233-bit modular multiplication, and the best compromise between speed and resource is obtained.
下载PDF全文   

根据该篇关键词查找到本刊已发表相关论文供参考
序号
文  章  标  题
作者1
发表栏目
页码
摘要
1
GF(2m)域Montgomery模乘器的高效设计及FPGA实现
张丽
安全技术
2019
6
292
[摘要]
2
MSK信号数字化调制解调的工程实现方法
孙晔
网络与通信
2019
4
130
[摘要]
3
基于粒子群的HLS的自动化架构实现
吴家飞
软件技术与研究
2018
9
22
[摘要]
4
一种SAR极坐标格式成像算法的FPGA实现
李威
图像处理与应用
2018
7
256
[摘要]
5
FPGA图像边缘检测系统的设计与实现
叶惠娇
嵌入式软件与应用
2018
12
237
[摘要]
6
GMR生物传感器专用信号检测电路系统设计
文枰
应用技术与研究
2018
10
108
[摘要]
7
Montgomery模乘法器的实现与优化
车文洁
安全技术
2017
3
312
[摘要]
8
基于有限状态机的高速串口通信收发器的FPGA设计
陈孟春
网络与通信
2017
12
178
[摘要]
9
基于可编程计算架构的诊断超声信号处理系统设计
王录涛
嵌入式软件与应用
2017
1
204
[摘要]
10
基于改进的Booth编码和Wallace树的乘法器优化设计
石敏
软件技术与研究
2016
5
13
[摘要]
11
基于模糊控制器的w2MOF快速标量乘算法
李超群
安全技术
2016
4
325
[摘要]
12
基于奇系数Comb的椭圆曲线密码抗功耗攻击方案
梁芳
安全技术
2016
3
288
[摘要]
13
预计算类ECC标量乘算法高速存储控制电路设计
李博
安全技术
2016
2
322
[摘要]
14
基于SM4和ECC的混合加密算法研究
卞建秀
安全技术
2016
10
303
[摘要]
15
波特率自适应信号接收装置设计及其FPGA实现
李森源
网络与通信
2016
1
105
[摘要]
16
高速8位微处理器设计
陈明敏
嵌入式软件与应用
2016
1
240
[摘要]
17
在多FPGA上实现基于字典的ZIP文档口令恢复
李龙谱
安全技术
2015
6
292
[摘要]
18
基于IDCT模块的数据解码器的MMA结构设计
齐大彬
多媒体技术应用
2015
5
182
[摘要]
19
基于Harris角点匹配与图像融合算法的嵌入式稳像系统设计
蔡耀仪
图像处理与应用
2015
5
220
[摘要]
20
新型比特抽取与循环移位并行架构设计
戴强
算法
2015
2
264
[摘要]
21
路由器接口复用技术研究与设计
王涌钢
网络与通信
2015
11
88
[摘要]
22
超高速跳频信号源的设计与实现
卿皓
网络与通信
2015
11
139
[摘要]
23
基于过采样CDR的4B/5B编码的设计与实现
刘忠坤
嵌入式软件与应用
2015
10
227
[摘要]
24
基于椭圆曲线密码体系的多基联合稀疏表示算法
蒋扬
安全技术
2015
1
275
[摘要]
25
基于FPGA的Mean Shift跟踪算法实现
周丹
应用技术与研究
2014
9
48
[摘要]
26
基于xc2vp30的嵌入式系统设计和SystemACE分析
李伟
嵌入式软件与应用
2014
8
237
[摘要]
27
GF(2n)域椭圆曲线密码体制中快速标量乘算法的研究
赖忠喜
安全技术
2014
8
324
[摘要]
28
基于System Generator的GPS快速捕获算法的实现与验证
杨晶
算法
2014
4
285
[摘要]
29
混沌伪随机序列发生器的FPGA设计与实现
孙克辉
软件技术与研究
2014
12
7
[摘要]
30
针对FPGA实现的DES算法旁路碰撞攻击研究
郭建飞
安全技术
2014
12
318
[摘要]
31
基于FPGA的改进误差扩散加网算法实现
赵莲清
多媒体技术应用
2014
11
161
[摘要]
32
面向密码领域可重构算粒集的提取验证
陈昂
安全技术
2014
11
292
[摘要]
33
基于FPGA的PROFIBUS-DP从站IP软核的设计
莫太平
嵌入式软件与应用
2014
10
231
[摘要]